IC tervezés labor
A tantárgy angol neve: Design of Integrated Circuits Laboratory
Adatlap utolsó módosítása: 2007. július 13.
Tantárgy lejárati dátuma: 2013. június 30.
Villamosmérnöki Szak
Mikroelektronika mellékszakirány
Név:
Beosztás:
Tanszék, Int.:
Bognár György
tanársegéd
Elektronikus Eszközök Tsz
Digitális technika, IC tervezés
IC tervezés előadás
A tárgy célja, hogy gyakorlati ismeretet adjon a mikroelektronikai iparban alkalmazott IC tervezőrendszerek használatában egy konkrét rendszertechnikai feladat megoldásán keresztül. A hallgatók a félév során megismerkednek a teljesen felhasználói szintű (full-custom) részáramkörök tervezésével, valamint a digitális áramkörök szintézisének tervezési lépéseivel (HDL leírás, logikai szimuláció, futási idő analízis).
Hardver környezet (Sun/PC) és az operációs rendszer (Solaris/Linux) megismerése
A nyitott tervezőrendszerek jellemzőinek megismerése (CADENCE tervezőrendszer)
A CADENCE tervezőrendszer használatának elsajátítása egy mintapélda segítségével
Standard cella tervezése, az elkészült áramkör ellenőrzése analóg szimulációval (Spectre)
Layout elkészítése (Virtuoso), post-layout szimuláció elvégzése
Az első feladat beadása, értékelése
Digitális áramkörök tervezése top-down módszerrel
Ismerkedés a szintézishez használt programokkal
Az áramkör bevitele és működésének leírása hardver leíró nyelv segítségével (NC-Verilog)
Az áramkör működésének ellenőrzése logikai szimulátorral. (NC-Sim)
Az áramkör szintézise, technológia függő optimalizálása, futási idő analízis (Envisia BuildGates)
A második feladat elkészítése, beadása
ASIC / USIC áramkör layout rajzának automatikus generálása Silicon Ensemble használatával (bemutató)
Számítógéptermi gyakorlat
A szorgalmi időszakban: A tárgy félévközi jeggyel zárul. A jegy megadásának feltétele a félév során kiadott feladatok legalább elégséges szintű megoldása. A félévközi jegyet a végzett munka és a beadott feladatok alapján adjuk.
TVSz labor tárgyakra vonatkozó előírásainak megfelelően.
Konzultáció a gyakorlatvezető oktatókkal történő személyes időpont egyeztetéssel.
Neil Weste, Kamram Eshranghian: Principles of CMOS VLSI design, 1993 ISBN 0-201-53376-6
Smith Douglas: HDL chip design, 2003 ISBN 0-9651934-3-8
CADENCE tervezői útmutatók, tanszéki sillabuszok
:
Kontakt óra
30
Félévközi készülés órákra
Felkészülés zárthelyire
Házi feladatok elkészítése
40
Kijelölt írásos tananyag elsajátítása
20
Vizsgafelkészülés
Összesen
90
Benedek Zsolt
tanszéki mérnök
egy. tanársegéd
Elektronikus Eszközök Tsz.